RT info:eu-repo/semantics/doctoralThesis T1 Un procedimiento para la clasificación y verificación priorizada de FPGAS de bajo coste ante aplicaciones sectoriales electrónicas A1 Cifredo-Chacón, María Ángeles A2 Ingeniería de Sistemas y AutomáticaTecnología Electrónica y Electrónica K1 FPGA K1 VHDL K1 BENCHMARK AB Esta tesis propone un método para establecer un orden de idoneidad,en distintos mercados, de dispositivos programables FPGA basado enun análisis de prestaciones frente a precio. Para determinar esteorden se ha utilizado un conjunto de circuitos pertenecientes alrepositorio público Opencores, descartando aquellos que hansupuesto diferentes interpretaciones por parte de las herramientasde diseño. Como trabajo experimental, el análisis se ha extendidoal subconjunto de modelos de FPGAs consideradas como “de bajocoste” de los fabricantes Xilinx y Altera, habiéndose empleado losentornos de desarrollo gratuitos ofrecidos por dichos fabricantes.Para realizar el análisis se han desarrollado varias aplicacionesinformáticas que permiten implementar y analizar de formaautomática todos los circuitos sobre todos los dispositivos,leyendo los parámetros evaluables y filtrando las FPGAs por precioy características constructivas. Estas aplicaciones devuelvenfinalmente una clasificación basada en una puntuación que relacionacinco magnitudes con el precio por unidad de cada dispositivoanalizado.El conjunto de circuitos utilizados como patrón es ampliable, asícomo el total de modelos de FPGAs tomados como muestra de estudio.Las aplicaciones desarrolladas aceptan estas modificacionesiniciando un nuevo proceso de puntuación y clasificación. YR 2014 FD 2014-10-27T00:00:00Z LK http://hdl.handle.net/10498/16751 UL http://hdl.handle.net/10498/16751 LA spa DS Repositorio Institucional de la Universidad de Cádiz RD 26-feb-2021