Show simple item record

dc.contributor.advisorGómez Vela, Diego
dc.contributor.advisorBarrientos Villar, Juan
dc.contributor.authorCifredo-Chacón, María Ángeles
dc.contributor.otherIngeniería de Sistemas y Automática, Tecnología Electrónica y Electrónicaen_US
dc.date.accessioned2014-10-27T08:15:33Z
dc.date.available2014-10-27T08:15:33Z
dc.date.issued2014-10-27T00:00:00Z
dc.identifier.urihttp://hdl.handle.net/10498/16751
dc.description.abstractEsta tesis propone un método para establecer un orden de idoneidad, en distintos mercados, de dispositivos programables FPGA basado en un análisis de prestaciones frente a precio. Para determinar este orden se ha utilizado un conjunto de circuitos pertenecientes al repositorio público Opencores, descartando aquellos que han supuesto diferentes interpretaciones por parte de las herramientas de diseño. Como trabajo experimental, el análisis se ha extendido al subconjunto de modelos de FPGAs consideradas como “de bajo coste” de los fabricantes Xilinx y Altera, habiéndose empleado los entornos de desarrollo gratuitos ofrecidos por dichos fabricantes. Para realizar el análisis se han desarrollado varias aplicaciones informáticas que permiten implementar y analizar de forma automática todos los circuitos sobre todos los dispositivos, leyendo los parámetros evaluables y filtrando las FPGAs por precio y características constructivas. Estas aplicaciones devuelven finalmente una clasificación basada en una puntuación que relaciona cinco magnitudes con el precio por unidad de cada dispositivo analizado. El conjunto de circuitos utilizados como patrón es ampliable, así como el total de modelos de FPGAs tomados como muestra de estudio. Las aplicaciones desarrolladas aceptan estas modificaciones iniciando un nuevo proceso de puntuación y clasificación.en_US
dc.formatapplication/pdf
dc.language.isospaen_US
dc.rightsAttribution-NonCommercial-NoDerivatives 4.0 International
dc.rightsinfo:eu-repo/semantics/openAccess
dc.rights.urihttp://creativecommons.org/licenses/by-nc-nd/4.0/
dc.subjectFPGAen_US
dc.subjectVHDLen_US
dc.subjectBENCHMARKen_US
dc.titleUn procedimiento para la clasificación y verificación priorizada de FPGAS de bajo coste ante aplicaciones sectoriales electrónicasen_US
dc.typeinfo:eu-repo/semantics/doctoralThesisen_US
dc.rights.accessRightsinfo:eu-repo/semantics/openAccess


Files in this item

This item appears in the following Collection(s)

Show simple item record

Attribution-NonCommercial-NoDerivatives 4.0 International
This work is under a Creative Commons License Attribution-NonCommercial-NoDerivatives 4.0 International